### 第四章 表达式

- 表达式由操作数和操作符组成;
- 可以用在期望数值出现的任何地方。

- 西北工业大学计算机学院韩 兵
- Email: hanbing@nwpu.edu.cn

#### 4.1 操作数

- 1) 常数 // 256(位数不确定的十进制数)、'hFB、4'b1011,
- 2) 参数 // parameter LOAD= 4' d12 (位数确定无符号)
- 3) 线网 //若没有关键词signed, 值被解释为无符号数
- 4) 变量(寄存器) //位数、有 / 无符号数
- 5) 位选择: 从向量中抽取特定位 // State[x] 值为x
- 6) 部分选择: 从向量中抽取相邻的若干位 //code[7: 4]
- 7) 存储器元素(单元)
- reg [1:8] Ack, Dram[0:63]; ......

  Ack=Dram[60];
- 8) 函数调用 \$time + Sum\_Of\_Events(A, B)

# 4.2 操作符

- 1) 算术操作符
- 2) 关系操作符
- 3) 相等操作符
- 4) 逻辑操作符
- 5) 按位操作符
- 6) 归约操作符
- 7) 移位操作符
- 8) 条件操作符
- 9) 连接和复制操作符

优先级别 高优先级 \_ == != === !== - & - && **- ?:** 低优先级

### 1)算术操作符

- +、-、\*、/、%、\*\*幂运算(2001版)
- 若操作数含x或z, 其结果为x;
- 'b10x1 + 'b01111 结果 'bxxxxx
- 取模操作符求出与第一个操作符符号相同的余数

4

### 2) 关系操作符和相等关系操作符

- 比较两个已知的值,返回一位反映比较结果的(T/F)位;
- 如操作数有一位是x或z,将返回x;52< 8 'hxFF 结果为x</li>
- 如果操作数长度不同,短操作数在左方添0补齐
- 'b1000 >= 'b01110
  'b01000 >= 'b01110
- ==, !=, ===全等, !==非全等
- Data = b11x0; Addr = b11x0;
- Data = = Addr 值为x
- Data = = = Addr **值为**1

#### 3)逻辑操作符

- && 逻辑与
- ● || 逻辑或
- ! 逻辑非
- 非0向量按1对待
- *若A\_Bus* = 'b0110; *B\_Bus* = 'b0100;
   *A\_Bus* || *B\_Bus* 结果为1
   *A\_Bus* && *B\_Bus* 结果为1
- 若任意一个操作数包含x, 结果也为x !x 结果为x

### 4) 按位操作符

- ~ 取反
- & 按位与
- 按位或
- ^ 按位异或
- ^~ 按位异或非

这些操作符在输入操作数的对应位上按位操作,

#### 并产生向量结果。

| & 与 | 0 | 1 | x | z | 1 或 |   |   |   |   |
|-----|---|---|---|---|-----|---|---|---|---|
| 0   | 0 | 0 | 0 | 0 | 0   | 0 | 1 | x | x |
| 1   | 0 | 1 | x | x | 1   | 1 | 1 | 1 | 1 |
| x   | 0 | x | x | x | x   | x | 1 | x | x |
| z   |   |   |   |   | z   | x | 1 | x | x |

| ^ 异或 | 0 | 1 | x | z | ^ <del>-</del> 异或非 | 0 | 1 | x | z |
|------|---|---|---|---|--------------------|---|---|---|---|
| 0    | 0 | 1 |   | х | 0                  | 1 | 0 | x | x |
| 1    | 1 | 0 | x | x | 1                  | 0 | 1 | x | x |
| x    | x | x | x | x | x                  | x | x | x | x |
| z    | x | x | x | x | z                  | x | x | x | x |

● 若: m= 4 'b0101; n=4 'b0011; p=4 'b010z;

~m 是4 'b1010 m&n 是4 'b0001 m&p 是4 'b010x

~p 是4'b101x m ^ n 是4'b0110 m ~ n 是4'b1001

高阻位作为未知处理

#### 5) 归约(缩减)操作符

归约操作符在单一操作数的所有位上操作,并产生1位结果。归约操作符有:

• & (归约与)

如果存在位值为0, 那么结果为0; 若如果存在位值为 x或z, 结果为x; 否则结果为1。

•~&(归约与非)

与归约操作符&相反。

• | (归约或)

如果存在位值为1, 那么结果为1; 如果存在位x或z, 结果为x; 否则结果为0。

•~|(归约或非)

与归约操作符|相反。

• ^ (归约异或)

如果存在位值为x或z,那么结果为x;否则如果操作数中有偶数个1,结果为0;否则结果为1。

• ~ ( 归约异或非 )

与归约操作符^正好相反。

如下所示。假定,

```
A = 'b0110;

B = 'b0100;
```

#### 那么:

|B 结果为1 &B 结果为0

- A 结果为1

### 归约异或操作符用于决定向量中是否有位为 x。假定,

MyReg = 4 bolx 0

#### 那么:

^MyReg 结果为x

上述功能使用如下的if语句检测:

if (^MyReg = = = 1'bx)

\$ display ("There is an unknown in the vector MyReg !")

注意逻辑相等(==)操作符不能用于比较;逻辑相等操作符比较将只会产生结果 x。全等操

作符期望的结果为值1。

### 6)移位操作符有

\*移位算符完成在单次操作中将一个二进制数移 n 位

\*对移出的位丢掉,移入的位填0

| Operator | Usage  | Description           |
|----------|--------|-----------------------|
| <<       | m << n | Shift m left n times  |
| >>       | m >> n | Shift m right n times |

Examples: given: m = 4'b01x1; n = 4'b0010;

m << 1 is 4'b1x10 m >> 1 is 4'b001x

m << 2 is 4'bx100 m >> n is 4'b0001

#### 7)条件操作符

cond\_expr ? expr 1 : expr 2

- wire [0:2] Student = Marks > 18?  $Grade_A$ :  $Grade_C$ ;
- always

```
#5 Ctr = (Ctr != 25) ? (Ctr + 1) : 5;
```

#### 8)连接(拼接)操作

•  $\{expr 1, expr 2, \ldots, expr N\}$ 

• wire [7:0] *Dbus*;

- assign  $Dbus[7:4]=\{Dbus[0],Dbus[1],Dbus[2],Dbus[3]\}$
- **assign**  $Dbus = \{Dbus [3:0], Dbus [7:4]\};$
- 由于 非定长 常数的 长度未知, 不允许连接 非定长 常数; {Dbus,5} //不允许连接操作非定长常数。

#### 9) 复制

• 通过指定重复次数来执行操作

```
• {repetition number {expr1, expr2, ..., exprN } }
• Abus = \{3\{4'b1011\}\};
  // 位向量12'b1011 1011 1011)
• Abus = \{\{4\{Dbus[7]\}\}, Dbus\}; /*符号扩展*/
• {3{1'b1}} 结果为111
```

• {3{Ack}} 结果{Ack, Ack, Ack}

### 4.3 表达式种类

常量表达式是在编译时就计算出常数值的表达式。通常,常量表达式可由下列要素构成:

- 1) 表示常量文字, 如'b10和326。
- 2) 参数名,如RED的参数表明:

parameter RED = 4'b1110

标量表达式是计算结果为 1位的表达式。如果希望产生标量结果,但是表达式产生的结果 为向量,则最终结果为向量最右侧的位值。

# 第五章门电平模型化

• 5.1 预定义门级原型

| ₽   | and  | n-input AND gate              |
|-----|------|-------------------------------|
| ₽   | nand | n-input NAND bate             |
| ⊅   | or   | n-input OR gate               |
| ⊅   | nor  | n-input NOR gate              |
| #D- | xor  | n-input exclusive<br>OR gate  |
| #>> | xnor | n-input exclusive<br>NOR gate |

| 1级/水至         |        |                                                |
|---------------|--------|------------------------------------------------|
| +>-           | buf    | n-output buffer                                |
| <b>→</b>      | not    | n-output inverter                              |
| <b>-</b>  -}- | bufif0 | tri-state buffer;<br>Io enable                 |
| 1>-           | bufifl | tri-state buffer;<br>hi enable                 |
|               | notif0 | tri-state inverter;<br>Io enable               |
| <b>→</b>      | notif1 | tri-state inverter;<br>hi enable <sub>16</sub> |

#### 5.2 内置基本门

- 多输入门:
  - and, nand, or, nor, xor, xnor
- 多输出门:
  - buf, not
- 三态门:
  - bufif0, bufif1, notif0, notif1
- 上拉、下拉电阻:
  - pullup, pulldown
- MOS开关:
  - cmos, nmos, pmos, rcmos, rnmos, rpmos
- 双向开关:
  - tran,tranif0, tranif1, rtran, rtranif0, rtranif1

#### 5.3 门例化

- 门实例语句:
- gate\_type [instance\_name] (term1, term2, . . . ,termN);
- gate \_ type: 为设计需要的某种门类型;
- *Term*: 与门的输入/输出端口相连的线网或寄存器;
- 同一门类型的多个实例能够在一个结构形式中定义:

```
gate_type

[instance_name1] (term11, term12, . . .,term)[N]

[instance_name2] (term21, term22, . . .,term)[N]

. . .

[instance_nameM] (termM1, termM2, . . .,term)[N]
```

### 5.4 多输入门

Input1

Input2

- and, nand, nor, or, xor, xnor
- multiple input gate type

[instance \_ name] (OutputA, Input1, ..., InputN);

- and A1 (Out1, In1, In2);
- and RBX (Sty, Rib, Bro, Qit, Fix);
- xor (Bar, Bud[0], Bud[1], Bud[2]),
   (Car, Cut [0], Cut[1]),
   (Sar, Sut[2], Sut[1], Sut[0], Sut[3])



多输入门

Output A

| 多输             | λ | ÌΠ.  | 直 | 值 | 表 |
|----------------|---|------|---|---|---|
| <b>ンソ イ</b> 田リ |   | ı j' | 一 | ш |   |

| and | 0 | 1 | x | Z | and  | 0   | 1 | x | z           |
|-----|---|---|---|---|------|-----|---|---|-------------|
| 0   | 1 | 1 | 1 | 1 | 0    | 0   | 0 | 0 | 0           |
| 1   | 1 | o | x | x | 1    | 0   | 1 | x | x           |
| x   | 1 | x | x | x | x    | 0   | x | x | x           |
| z   | 1 | x | x | X | z    | . 0 | x | x | x           |
| or  | 0 | 1 | x | z | nor  | 0   | 1 | x | z           |
| 0   | 0 | 1 | х | x | 0    | 1   | 0 | x | х           |
| 1   | 1 | 1 | 1 | 1 | 1    | 0   | 0 | 0 | 0.          |
| x   | x | 1 | x | x | x    | x   | 0 | x | x           |
| Z   | x | 1 | x | x | z    | x   | 0 | x | x           |
| хог | 0 | 1 | x | z | xnor | 0   | 1 | x | z           |
| 0   | 0 | 1 | x | x | 0    | 1   | 0 | x | x           |
| 1   | 1 | 0 | x | x | 1    | 0   | 1 | x | x           |
| x   | x | x | x | x | x    | ×   | x | x | x           |
| z   | × | x | x | x | z    | x   | x | x | <b>x</b> 20 |

#### 5.5 多输出门

- buf , not
- multiple\_output\_gate\_type[instance\_ name] (Out1, Out2, ... OutN, InputA);



#### 5.6 三态门



- bufif0 , bufif1, notif0 , notif1
- tristate \_ gate [instance\_name]
  (OutputA, InputB, ControlC);
- 根据控制输入、输出可被驱动到高阻状态、即值z
- **bufif1** BF1 (Dbus, MemData, Strobe);
- notif0 NT 2 (Addr, Abus, Probe);

### 三态门真值表

### ● 2001版与1995版稍有不同,输出1/z、0/z的都为x

| bufif0    | 控制 |   |     |      |  |  |
|-----------|----|---|-----|------|--|--|
| ĺ         | 0  | 1 | х   | Z    |  |  |
| 0         | 0  | z | 0/z | 0/ z |  |  |
| ,  <br>数据 | 1  | z | 1/z | 1/ z |  |  |
| x         | x  | z | x   | X    |  |  |
| z         | x  | z | x   | x    |  |  |

| bufif1   |   | 控 制 |   |      |      |  |  |
|----------|---|-----|---|------|------|--|--|
|          |   | 0   | 1 | x    | z    |  |  |
| 38 (1.3) | 0 | z   | 0 | 0/ z | 0/ z |  |  |
| 数据       | 1 | z   | 1 | 1/ z | 1/z  |  |  |
|          | x | z   | X | X    | x    |  |  |
|          | z | z   | x | x    | x    |  |  |

| notif0 |   |   | 扫 | 空制   |      |
|--------|---|---|---|------|------|
|        |   | 0 | 1 | x    | z    |
|        | 0 | 1 | z | 1/ z | 1/ z |
| 数据     | 1 | 0 | z | 0/ z | 0/ z |
|        | x | x | z | x    | x    |
| =      | z | x | z | x    | х    |

| notif1 |   | 控制 |   |      |      |  |  |
|--------|---|----|---|------|------|--|--|
|        |   | 0  | 1 | х    | z    |  |  |
|        | 0 | z  | 1 | 1/ z | 1/z  |  |  |
| 数据     | 1 | z  | 0 | 0/ z | 0/ z |  |  |
|        | x | z  | x | x    | x    |  |  |
|        | z | z  | x | x    | x    |  |  |

### 5.7 上拉、下拉电阻

- pullup pulldown
- pull\_gate [instance\_name] (Output A);
- 端口表只包含1个输出
- 例: pullup u0pullup (core\_pwr);

#### 5.8 MOS开关



- pmos nmos rpmos rnmos
- 开关有一个输出、一个输入和一个控制输入
- gate\_type [instance\_name] (OutputA, InputB, ControlC);
- 带r的开关在输入引线和输出引线之间存在高阻抗。
- pmos P1 (BigBus, SmallBus, GateControl);
- rnmos RN1 (ControlBit, ReadyBit, Hold);

#### MOS开关真值表

● 2001版与1995版稍有不同,输出1/z、0/z的都为x

| pmos<br>rpmos |   | 控制          |      |       | nm   | nmos<br>rnmos |   | 控制   |      |      |      |
|---------------|---|-------------|------|-------|------|---------------|---|------|------|------|------|
|               |   | 0 1 x z     |      | · rnn | 1    |               |   | х    | Z    |      |      |
|               | 0 | 0 z 0/z 0/z | 0/ z |       | 0    | z             | 0 | 0/ z | 0/ z |      |      |
|               | 1 | 1           | Z    | 1/z   | 1/ z | 87-10         | 1 | z    | 1    | 1/ z | 1/ z |
| 数据            | X | x           | Z    | X     | X    | 数据            | X | z    | X    | x    | X    |
|               | Z | z           | z    | z     | Z    |               | Z | Z    | Z    | z    | Z    |

#### cmos rcmos



- cmos (mos求补)和rcmos (cmos的高阻态版本)开关
- 有一个数据输出,一个数据输入和两个控制输入。
- (r)cmos [instance \_ name](OutputA, InputB, NControl, PControl);

#### 5.9 双向开关

- tran rtran tranif0 rtranif0 tranif1 rtranif1
- 数据可以双向流动, 并且在开关中传播时没有延时;
- 后4个开关能够通过 设置合适的控制信号来 关闭;
- tran或rtran (tran 的阻抗型)开关实例语句的语法:
- (r) tran [instance \_ name] (SignalA, SignalB);
- 只有两个端口,并且无条件地双向流动;
- 其它双向开关的实例语句的语法:
- gate \_ type [instance \_ name] (SignalA, SignalB, ControlC);

#### 5.10 门延迟

- 可定义门从任何输入到其输出的信号传输延迟;
- gate\_type [delay] [instance \_ name] (terminal \_ list);
- 由三类延迟值组成:
- 上升延迟 下降延迟 截止延迟
- **notif1** #(2,8,6) ( *Dout, in, cont*);
- 各种具体的时延取值情形。

|      | 无时延 | 1个时延(d) | 2个时延(d1, d2)  | 3个时延 (dA, dB, dC) |
|------|-----|---------|---------------|-------------------|
| 上升   | 0   | d       | dl            | dA                |
| 下降   | 0   | d       | d2            | dB                |
| to_x | 0   | d       | min① (d1, d2) | min (dA, dB, dC)  |
| 截止   | 0   | d       | min (d1, d2)  | dC 29             |

#### 5.11 实例数组

- 当需要重复性的实例时,在实例描述语句中能够有选择地定义范围说明
- gate \_ type [delay] instance\_name [leftbound :rightbound](list of terminal names);

```
wire [3:0] Out, InA, InB
. . .
nand Gang [3:0] (Out, InA, InB;
nand
Gang3 (Out[3], InA[3], InB[3]),
Gang2 (Out[2], InA[2], InB[2]),
Gang1 (Out[1], InA[1], InB[1]),
Gang0 (Out[0], InA[0], InB[0]);
```

#### 5.12 隐式线网

- 一个线网没有被特别说明, 被缺省声明为1位线网;
- 编译指令格式: `default nettype net type
- 例: `default\_nettype wand
- 在模块定义外出现, 并且在下一个相同编译指令 或`resetall编译指令 出现前 一直有效。

### 例: 2-4解码器举例

```
module DEC2 \times 4 (A, B, Enable, Z);
  input A, B, Enable;
  output [0:3] Z;
  wire Abar, Bbar;
    not # (1,2)
      VO (Abar, A),
      V1(Bbar, B);
   nand \# (4,3)
     NO (Z[3], Enable, A, B,
     N1 (Z[0], Enable, Abar, Bbar,
     N2 (Z[1], Enable, Abar, B,
     N3 (Z[2], Enable, A, Bbar,
  endmodule
```



# 第六章用户定义原语

- UDP的实例语句 与内置基本门的实例语句语法相同;
- primitive UDP \_ name (OutputName, List\_of\_inputs )
- Output declaration
- List \_ of \_ input \_ declarations
- [Reg \_ declaration]
- [Initial \_ statement]
- table
- List \_of\_ tabel \_ entries //UDP的行为以表的形式描述
- endtable
- endprimitive

- 在UDP中可以描述:
- 1) 组合电路
- 2) 时序电路(边沿触发和电平触发)

```
primitive MUX2x1 (Z, Hab, Bay, Sel);
  output 2;
  input Hab, Bay, Sel;
  table
// Hab Bay Sel : Z
  endtable
endprimitive
```

- 注:
- "?" 不必关心相应变量的具体值, 0、1或x
- "-" 表示值"无变化"
- 如何由2选1多路器组成4选1多路器?

# 表项汇总

出于完整性考虑,下表列出了所有能够用于 UDP 原语中表项的可能值。

| 符号 | 意 义                | 符号   | 意义                 |
|----|--------------------|------|--------------------|
| 0  | 逻辑0                | (AB) | 由A变到B              |
| 1  | 逻辑1                | *    | 与(??)相同            |
| X  | 未知的值               | Γ    | 上跳变沿,与(01)相同       |
| ?  | 0、 $1$ 或 $x$ 中的任一个 | f    | 下跳变沿,与(10)相同       |
| b  | 0或1中任选一个           | p    | (01)、(0x)和(x1)的任一种 |
| -  | 输出保持               | n    | (10)、(1x)和(x0)的任一种 |

- 作业
- Verilog数字系统设计教程(第3版),夏宇闻, 北航
- 第4章 2、4、6
- 第8章自学自查
- 第9章 1、3、5、7、10、11
- Verilog HDL入门(第3版), (美)巴斯克著, 夏宇闻译, 北航
- 第4章 2、4、8
- 第5章 1、2、
- 第6章 1、3、

# 第七章 数据流模型化

- 对数据传递的直接描述;
- 对信号与数据之间的逻辑关系、与结构非常熟悉;
- 主要适用于算法描述,尤其在设计有关通信、数字或图像处理类电路时;
- 连续赋值 用于 数据流行为建模;
- 组合逻辑电路的建模。

#### **Components of a Verilog Module**



## 7.1 连续赋值语句

- 连续赋值语句将值赋给线网(不能为寄存器赋值)
- assign LHS\_target = RHS\_expression ;
- wire [3:0] Z, Preset, Clear; assign Z = Preset & Clear;
- assign  $Z = {}^{\sim}$   $(A \mid B)$  &  $(C \mid D)$  &  $(E \mid F)$ ; //何时赋值?

## 连续赋值的目标类型

- 1) 标量线网 wire a;
- 2) 向量线网 wire [7:0] a;
- 3) 向量的常数型位选择 a[1]
- 4) 向量的常数型部分选择 a[3:1]
- 5) 上述类型的任意的拼接形式。

## 例:1位全加器

- module full\_adder \_ dataflow (a, b, c\_in, sum, c\_out);
  input a, b, c\_in;
  output sum, c\_out;
  assign sum = a ^b ^c\_in;
  assign c out = (a & c in) | (b & c in) | (a&b);
- endmodule
- 数据类型? 位数?
- 连续赋值语句之间执行关系?

## 7.2 线网声明赋值

- 连续赋值可作为线网声明本身的一部分, 这样的赋值被称为线网声明赋值;
- wire [3:0] Sum = 4'b0;
   wire Clear = 'b1;
   wire A\_GT\_B = A > B, B\_GT\_A = B>A;
- 线网声明赋值 声明线网与连续赋值:
- wire Clear;assign Clear = 'b1;
- wire Clear = 'b1; //线网声明赋值:

#### 7.3延迟

- 若在连续赋值语句中没有定义延迟, 则右端表达式的值立即赋给左端表达式, 时延为0;
- assign #6 Ask = Quiet || Late;
- 如果在时刻5, Late值发生变化, 则赋值的右端表达式被计算, 并且Ask在时刻11(=5+6)被赋于新值;



#### 若右端在传输给左端前变化,结果如何?

- assign #4 Cab = Drm;
- 右端发生在延迟间隔内的变化被滤掉



与连续赋值语句延迟不同,过程赋值可以有以下两种延迟: 1)语句间延迟:

 $Sum = (A ^B) ^Cin;$ 

#4 T1 = A & Cin;//开始执行本条语句前需要等待的时间 2)语句内延迟:

Sum = #3 (A^ B) ^ Cin; //右式计算后到左式被赋值之间的时间

- 在每个延迟定义,总共能有三类延迟值可以被指定:
  - 上升延迟
  - 下降延迟
  - 截止延迟
- assign # (rise, fall, turn-off) LHS\_target = RHS\_expression;
- assign #4  $Ask = Quiet \mid | Late; // One delay value.$
- assign # (4,8) Ask = Quick; // Two delay values.
- assign # (4,8,6) Arb = & DataBus; // Three delay values.
- assign Bus = MemAddr [7:4]; // No delay value.

#### 7.4 线网延迟

- 延迟也可以在线网说明中定义
- wire #5 *Arb*;
- assign # 2 Arb = Bod & Cap;
  - 假定在时刻10,Bod上发生事件, 右端表达式计算,若新值, 则在2个时间单位后赋值给Arb,即时刻12。 但是因为定义了线网时延, Arb的赋值发生在时刻17(=10+2+5)。



## 线网延迟的效果



- 首先 使用赋值延迟,然后 增加任意线网延迟。
- wire #2 A = B-C; // ? 延迟
- // 赋值延迟

## 例:8位(参数化的)赋值比较器的数据流模型

- module MagnitudeComparator (A, B, AgtB, AeqB, AltB);
- parameter BUS = 8; // 参数定义
- parameter  $EQ\_DELAY = 5$ ,  $LT\_DELAY = 8$ ,  $GT\_DELAY = 8$ ;
- input [1 : BUS] A, B;
- output AgtB, AeqB, AltB;
- assign  $\#EQ\_DELAY AeqB = A === B$ ;
- assign  $\#GT\_DELAY \ AgtB = A > B$ ;
- assign  $\#LT\_DELAY \ AltB = A < B$ ;
- endmodule